目录
1. Vivado软件概述
2. Vivado软件使用基本流程
3. Vivado约束设计基本流程
4. Vivado开发的注意事项
附录1:SDC介绍
附录2:ISE时序约束设计
2
目录
1. Vivado
软件概述
2. Vivado软件使用基本流程
3. Vivado约束设计基本流程
4. Vivado开发的注意事项
附录1:SDC介绍
附录2:ISE时序约束设计
3
Vivado软件概述
Vivado的发展:
Vivado从2008年5月开始研发;
2011年4月开始进行超过100个试用用户的β测试;
目前版本号为2014.2。
Vivado将关注点集中在C2H、高层次综合等技术方
面,仿真内核的性能得到优化,宣称其仿真速度是
ISE的3倍。如果使用硬件联合仿真,可以将速度提
高100倍。官方宣称Vivado比竞争对手速度快4倍,
而消耗的资源是对手的50%。
4
Vivado软件概述
Vivado与ISE相比,发生的改进:
1.数据格式更统一;
2.contraint文件采用了SDC格式,兼容业界标准;
3.Vivado的ECO和TCL脚本功能更强大;
4.推出了针对C开发的High Level Synthesis和针
对DSP的System Generator;
支持的器件系列有:
Virtex-7\Kintex-7\Artix-7\Zynq 7000
Virtex UltraScale\Kintex UltraScale
5
评论18